Thiết kế, mô phỏng bộ lọc thông dải tích cực siêu cao tần băng S dùng công nghệ CMOS và phần mềm cadence - pdf 25

Luận văn:Thiết kế, mô phỏng bộ lọc thông dải tích cực siêu cao tần băng S dùng công nghệ CMOS và phần mềm cadence : Luận văn ThS. Kỹ thuật điện tử - viễn thông: 60 52 70
Nhà xuất bản:ĐHCN
Ngày:2011
Chủ đề:Kỹ thuật điện tử
Bộ lọc siêu cao tần
Công nghệ CMOS
Phần mềm
Miêu tả:65 tr. + CD-ROM
Luận văn ThS. Kỹ thuật điện tử -- Trường Đại học Công nghệ. Đại học Quốc gia Hà Nội, 2011
Chương 1. “Bộ lọc sử dụng trong viễn thông”: Một số ứng dụng viễn thông như GSM, Bluetooth, WLAN, GPS, WiMax trong đó sử dụng các bộ lọc với đặc tính thế nào để đáp ứng yêu cầu cho từng ứng dụng; Hệ thống thu phát cao tần, trong đó nhấn mạnh vai trò và sự xuất hiện của bộ lọc như bộ lọc thông dải, bộ lọc chống chồng phổ, bộ lọc triệt ảnh tần số, bộ lọc chọn dải; Sự phát triển của công nghệ bán dẫn CMOS và các kiến thức liên quan. Chương 2. Trình bày nguyên lý các mô hình mạch lọc tích cực, các cấu hình cuộn cảm tích cực. Các phương trình tính giá trị cảm, tụ điện, và điện trở. Cuộn cảm tích cực được mô hình hóa là mạch R,L,C song song. Các tiêu chuẩn và đặc tính của cuộn cảm tích cực. Chương 3. Trình bày thiết kế mạch lọc tích cực trên phần mềm cadence. Phương pháp điều chỉnh tần số trung tâm, và kết quả mô phỏng trên miền tần số và miền thời gian.Điều chỉnh tần số bao gồm chỉnh thô và tinh chỉnh, chỉnh thô bằng cách thay đổi nguồn dòng cấp cho cuộn cảm, chỉnh tinh sẽ thay đổi điện áp nối với đế của tụ MOS, giá trị điện dung thay đổi theo điện áp dẫn đến tần số trung tâm thay đổi
Electronic Resources
Kiểu:text
Định dạng:text/pdf
Link tải Free download cho anh em Ket-noi:
00050000809_Noi_dung.pdf

Music ♫

Copyright: Tài liệu đại học © DMCA.com Protection Status