Quang báo có kết hợp cơ khí - pdf 14

Download miễn phí Quang báo có kết hợp cơ khí
Trong suốt quá trình học tập có lý thuyết lẫn thực hành và được rất nhiều sự giúp đỡ của thầy cô, bạn đến nay chuẩn bị tốt nghiệp, nhiệm vụ để được tốt ngiệp là thực hiện luận văn tốt nghiệp. Ở ngành điện thì rất rộng có nhiềm nhóm và mỗi nhóm có những đặc thù riêng. Chẳng hạn ngành viễn thông, máy tính, điện tử công nghiệp, điện tử ứng dụng và trong mỗi nhóm nó còn chia ra nhiều nhóm nhỏ chẳng hạn như điện tử công nghiệp, người ta sử dụng các mạch điện tử kết hợp để điều khiển, điều chỉnh tốc độ motor, kết hợp với máy tính để điều khiển các loại máy móc, cánh tay máy, Robot


Để tải bản Đầy Đủ của tài liệu, xin Trả lời bài viết này, Mods sẽ gửi Link download cho bạn sớm nhất qua hòm tin nhắn.
Ai cần download tài liệu gì mà không tìm thấy ở đây, thì đăng yêu cầu down tại đây nhé:
Nhận download tài liệu miễn phí

Tóm tắt nội dung tài liệu:

theå choïn caùc IC ñeám sau:
4040,4020,4727,4518,...
Choïn IC 4518 laøm IC ñeám vì muïc ñích thieát keá trong maïch maø phaàn thieát keá seõ trình baøy roõ hôn.
b) 4518 laø vi maïch hoïc CMOS, coù hai boä ñeám BCD beân trong. Boä ñeám hoaït ñoäng ôû möùc cao neáu ñöa xung clock vaøo ngoõ vaøo Cpo, vaø boä ñeám hoaït ñoäng ôû möùc thaáp neáu ñöa xung clock vaøo trong cuûa Cpo. Ngoõ ra ñöôïc ñeám tröôùc khi xuaát ra ngoaøi. Chaân MR taùc ñoäng ôû möùc cao. Moãi boä ñeàu coù chaân MR rieâng vaø tröôùc caùc boä ñeám khoái schmitt- trigger hoaït ñoäng laøm giaûm thôøi gian taêng hay giaûm cuûa xung clock, noù taêng khaû naêng taûi maïch cuûa phaùt xung clock
Sô ñoà ngyeân lyù:
00A CP1A 01A 02A
CPOA 03A
MRA
CPOB
CP1B
MRB
3
4
5
6
11
12
13
14
1
2
7
9
10
15
Sô ñoà chaân:
VDD MR9 02B 02B 01B 00B CP1B CPOB
HEF 4518B
CPOA CP1A 00A 01A 02A 03A MRA VSS
16
15
14
13
12
11
10
9
1
2
3
4
5
6
7
8
III. Boä nhôù:
1.Cô sôû veà boä nhôù:
Caùc boä nhôù coù theå chia thaønh hai loaïi toång quaùt, ROM vaø RAM. ROM laø read - only Memory (boä nhôù chæ ñoïc ra), vaø RAM laø Random - access Memory (boä nhôù truy xuaát ngaãu nhieân). Noùi chung ROM chöùa caùc döõ lieäu moät caùch coá ñònh vaø khoâng theå thay ñoåi. Chæ coù theå ñoïc töø ROM ra maø khoâng theå ghi vaøo noù. ROM luoân luoân coù maët trong caùc maùy tính vaø khoâng bò maát ñi khi taét nguoàn nuoâi. Vì vaäy noù ñöôïc coi laø boä nhôù khoâng thay ñoåi (nonvolatile). Coøn RAM thì laïi khaùc, noù coù theå ñoïc ra vaø cuõng coù theå ghi vaøo. Nhôø vaäy maø döõ lieäu coù theå caát giöõa taïm caùc döõ lieäu roài sau ñoù laïi laáy caùc döõ lieäu ñoù ra. Döõ lieäu naøy cuõng coù theå thay ñoåi baát hyø luùc naøo. RAM laø boä nhôù thay ñoåi (volatile), nghóa laø noù bò maát hoaëc bò xoùa khi maát nguoàn nuoâi, RAM coù theå xem nhö quyeån soå ghi cheùp, baïn coù theå ñoïc caùc ñieàu ghi cheùp cuûa mình, vaø ñoâi khi coù theå thay ñoåi laïi caùc ñieàu ñaõ ghi cheùp ñoù. Traùi laïi laïi ROM gioáng nhö saùch giaùo trình. Noùi chung caùc thoâng tin trong ñoù chæ coù theå ñoïc ra chöù khoâng theå ghi vaøo hoaëc hay ñoåi.
Khaùi nieäm truy xuaát ngaãu nhieân coù nghóa laø baát kyø moät vò trí nhôù naøo cuõng coù theå ñöôïc môû ra hoaëc ñöôïc goïi ra ôû baát kyø luùc naøo, caùc thoâng tin khoâng caàn ñoïc ra hay ghi vaøo moät caùch tuaàn töï. Veà thöïc chaát, caû ROM laãn RAM ñeàu truy xuaát ngaãu nhieân. Chæ coù ñieàu khaùc nhau cô baûn RAM laø boä nhôù vöøa coù theå ñoïc ra vöøa coù theå ghi vaøo. Phuø hôïp nhaát, coù leõ neân choïn RAM laøm “boä nhôù ñoïc/ ghi”.
2. Caáu truùc boä nhôù:
Hình döôùi trình baøy sô ñoà khoái cuûa moät maïch nhôù. Maïch nhôù ñöôïc noái vôùi caùc boä phaän khaùc nhau trong maùy tính hoaëc caùc maïch khaùc thoâng qua caùc ñöôøng daây ñòa chæ vaø caùc ñöôøng daây döõ lieäu cuûa noù. Kieåm soaùt maïch nhôù baèng ñöôøng daây enable (môû), rieâng ñoái vôùi RAM coøn coù theâm ñöôøng daây kieåm soaùt ñoïc/ghi (Read/write).
Caùc maïch nhôù noùi chung ñöôïc toå chöùc döôùi daïng ma traän, goàm nhöõng haøng vaø nhöõng coät ñeå xaùc ñònh vò trí hay ñòa chæ nhôù nhö treân hình döôùi. Ma traän naøy gioáng nhö sô ñoà ñòa chæ böu ñieän, trong ñoù caùc haøng nhö caùc ñòa chæ ñöôøng phoá, coøn caùc coät nhö caùc soá nhaø. Moãi oâ trong ma traän goïi laø moät phaàn töû (cell) hay vò trí nhôù (memory location). Vò trí hay phaàn töû nhôù ñöôïc doø tìm baèng choïn ñòa chæ hay maïch giaûi maõ. Maïch naøy goàm hai phaàn: maïch choïn ñòa chæ haøng RAS (row - address selector) vaø maïch choïn ñòa chæ coät CAS (colum - address selector). Caùc ñöôøng daây ñòa chæ seõ choïn ñòa chæ haøng vaø ñòa chæ coät. Ñöôøng daây enable duøng ñeå môû caùc maïch loái ra boä nhôù theo ba traïng thaùi. Coøn ñöôøng daây Read/write quyeát ñònh daïng thao taùc seõ thöïc hieän.
Memory
device
address
line
in
Data
lines
read/write Device (chip)
enable emable
(RAM)
(a) Boä phaän nhoù cô baûn
Memory
matrix
B
u
f
f
e
r
s
Memory
address
lines
system
colum address
selector (CAS)
read/wrute enable
Data
line
Row
address
selector(RAS)
Device
enable
(b) Block diagram
A4 AÏ AÂ
(1) (1) (1)
(0)
(0)
(1)
A0
A1

0 1 2 3 4 5 6 7
0
1
2
3
4
5
6
7
Address lines
Rom (001)
Colum (111)
(c) address cell
Boä nhôù hoaëc caùc toå chöùc bit (bit oganized) hoaëc laø loaïi toå chöùc lôøi (word oganized). Boä nhôù loaïi toå chöùc bit coù theå löu giöõ moät bit ñôn trong moãi vò trí ñòa chæ. Nhö vaäy ñoái vôùi loaïi toå chöùc bit, moãi oâ treân ma traän (ôû hình) treân ñaïi dieän cho moät soá nhò phaân. Boä nhôù thuoäc loaïi toå chöùc rôøi seõ ñöôïc löïa choïn caû moät nhoùm phaàn töû nhôù cuøng moät luùc ñoái vôùi moãi vò trí ñòa chæ. Do ñoù ôû boä nhôù loaïi naøy, moãi oâ trong ma traän öùng vôùi moät nhoùm nhieàu soá nhò phaân. Moãi nhoùm phaàn töû nhôù thöôøng laø moät byte (8 bit) hoaëc moät lôøi (16 bit). Neáu khoâng noái ñeán loaïi toå chöùc gì ñang duøng thì soá ñöôøng daây ñòa chæ seõ quyeát ñònh soá vò trí nhôù cöïc ñaïi theo coâng thöùc sau ñaây:
Soá löôïng vò trí nhôù cöïc ñaïi : = 2N
trong ñoù, N soá löôïng caùc ñöôøng ñòa chæ.
Baûng 2-1 cho bieát quan heä giöõa caùc soá löôïng caùc ñöôøng ñòa chæ vaø caùc vò trí nhôù. Chuù yù thöôøng duøng kyù hieäu tieâu chuaån quy öôùc chæ xaáp xæ soá löôïng cöïc ñaïi thöïc söï cuûa caùc vò trí nhôù. Ví duï, boä nhôù 64K thöïc ra coù tôùi 65.536 vò trí nhôù.
Baûng 2-1 soá ñöôøng ñòa chæ vaø moät soá vò trí nhôù.
Soá ñöôøng ñòa chæ
Soá vò trí nhôù
Kyù hieäu chuaån
10
11
12
13
14
15
16
17
18
19
20
24
32
1024
2048
4096
8192
16.384
32.768
65.536
131.072
262.144
524.288
1.048.576
16.777.216
4.294.467.296
1K
2K
4K
8K
16K
32K
64K
128K
256K
512K
1M
16M
4G
a. RAM:
RAM laø loaïi boä nhôù thay ñoåi ñöôïc, döõ lieäu coù theå ghi vaøo hoaëc ñoïc ra. Baát kyø moät phaàn töû nhôù naøo cuûa RAM cuõng coù theå löïa choïn ra ñöôïc ôû baát cöù luùc naøo, vaø khoâng gioáng nhö ROM, caùc noäi dung döõ lieäu cuûa noù cuõng coù theå thay ñoåi baát kyø luùc naøo. Ram ñöôïc chia thaønh hai loaïi tónh vaø ñoäng. RAM tónh (static), SRAM löu giöõ soá lieäu maõi maõi neáu nhö nguoàn nuoâi khoâng bò maát. SRAM thöïc chaát laø moät haøng flip- flop, trong ñoù moãi flip-flop laø moät phaàn töû nhôù ñaïi dieän cho moät bit nhö ñaõ ñöôïc trình baøy treân hình 2-6(a). RAM ñoäng (DRAM - Dynamic RAM) laø moät loaïi RAM ñöôïc “laøm töôi” (refresh) töùc laø phaûi ñöôïc naïp laïi caùc döõ lieäu ñang ñöôïc löu tröõ theo töøng chu kyø. “Laøm töôi” baèng caùch thöïc hieän thao taùc ñoïc hoaëc ghi cheùp laïi. Cuõng coù theå “laøm töôi” baèng caùc thao taùc ñaëc bieät khaùc. Do maät ñoä phaân töû nhôù raát cao neân gía tieàn cuûa DRAM tính theo dung löôïng bit trôû neân khaù reû so vôùi SRAM, maëc duø phöùc taïp vaø coâng cheá taïo cao hôn. DRAM ñöôïc cheá taïo baèng caùc MOSFET nhöng taùc duïng nhö caùc tuï ñieän (hình (b)). Neáu caùc tuï ñieän khoâng ñöôïc naïp ñieän nhaéc laïi theo chu kyø thì caùc soá lieäu nhôù seõ bò maát do söï roø ñieän. Caùc DRAM yeâu caàu phaûi ñöôïc “laøm töôi” theo chu kyø khoaûng 2 ñeán 4 ms. Thöïc hieän laøm töôi thöïc chaát laø naïp theâm naêng löôïng cho tuï ñieän ñeå löu giöõ logic 1 vaø duy trì söï phoùng ñieän cuûa tuï ñeå löu giöõ logic 0.
Data
To
read
write
Column select
To
read
write
Data
Row
select
line
VDD
Q1
Q2
Q6
Q4
Q3
Q5
Row
select
line
c
Column select
(a) MOS static memory cell
(
b) MOS dynamic memory cell
SRAM
Hình treân veõ sô
Music ♫

Copyright: Tài liệu đại học © DMCA.com Protection Status