chương 3 các phương pháp phân tích mạch dc - Pdf 12

Các phương pháp phân tích mạch
 Phương pháp thế nút:
 Chọn một nút làm nút gốc ( thường là nút có nhiều
nhánh nối đến nhất ). Đặt điện áp các nút còn lại so với
nút gốc là
 Áp dụng định luật KCL với từng nút còn lại ( trừ nút
gốc ) phương trình được biểu diễn theo
 Giải các phương trình suy ra
• Thường ta chọn nút gốc điên áp bằng 0 ( nút “đất” )
1 2 3
, ,
v v v
1 2 3
, ,
v v v
1 2 3
, ,
v v v
 Phương pháp thế nút khi có nguồn áp trong mạch
 Trường hợp 1 : Nguồn áp được nối giữa 1 nút bất kỳ
với nút gốc. Trường hợp này đơn giản là ta biết được
điện áp của nút đó chính bằng giá trị nguồn áp.
 Trường hợp 2 : Nguồn áp được nối giữa 2 nút bất kỳ (
không phải nút gốc ). Ta gọi 2 nút này là “siêu nút”. Áp
dụng định luật KCL và KVL xác định điện áp từng nút.
( xem ví dụ 2 trường hợp này trong tài liệu )
 Phương pháp dòng mắc lưới
 Chỉ áp dụng được với mạch “phẳng”
Mạch “không phẳng” Mạch “phẳng”
=>
 Phương pháp dòng mắc lưới (tt)

 Phương pháp nào tối ưu hơn ? (tt)
 Tuy nhiên, cần phải thành thạo cả 2 phương pháp trên, vì những lý
do sau đây
- Dùng phương pháp này để kiểm chứng phương pháp kia.
- Với một số dạng mạch, chỉ có thể áp dụng một trong hai phương pháp
Ví dụ :
+ Phương pháp dòng mắc lưới được sử dụng trong bài toán mạch có
transistor, nhưng không sử dụng được trong dạng toán có op-amp.
+ Đối với mạch “không phẳng” , phải sử dụng phương pháp thế nút,
không thể sử dụng phương pháp dòng mắc lưới.


Nhờ tải bản gốc

Tài liệu, ebook tham khảo khác

Music ♫

Copyright: Tài liệu đại học © DMCA.com Protection Status